所长信箱  |  联系我们  |  English  |  中国科学院
首 页 研究生教育 出版物 信息公开
当前位置:首页 > 科研成果 > 高科技产品
高速信号处理系统
作者: 发布时间:2016-03-10 阅读次数:

 

高速信号处理系统采用CPCI结构机箱,前后插板模式,后板为数据接收显示板,负责接收图像数据、显示、发送计算结果、接收控制指令,前板为数据处理板,负责各个探测头部的任务处理。前后板通过CPCI底台图像总线、数据总线进行通讯。在CPCI 机箱内可以插入多个数据处理板卡,完成对多路图像的处理。

数据处理板是图像处理系统的核心,采用DSP+FPGA的处理架构,FPGA主要负责对图像的预处理和部分跟踪算法,DSP主要负责完成图像处理各个任务的计算。为满足不同的系统功能,用户可选择具有定点或浮点处理能力的高速并行处理单元。

(a) 基于高速定点DSP的并行处理单元

DSP-C6455-M4定点数据处理单元

DSP-C6455-M4定点数据处理板技术指标:

板型

6U cPCI标准板卡

尺寸

23.5cm×16.5cm

处理能力

4 × TMS320C6455 @ 1GHz

2 × XC4VLX8

1 × Virtex II Pro

传输能力

板内节点间SRIO:4×3.125Gbps

DSP与FPGA间:32bit@100MHz

存储能力

每个DSP外接1G DDRII-533@32bit

典型功耗

20W

(b) 基于高速浮点DSP的并行处理单元

DSP-TS201-M4数据处理板

DSP-TS201-M4浮点数据处理板技术指标:

板型

6U cPCI标准板卡

尺寸

23.5cm×16.5cm

处理能力

4 × TS201 @ 600MHz

2 × XC4VLX8

1 × Virtex II Pro

传输能力

板内节点间link port:1Gbps

DSP与FPGA间:32bit@100MHz

存储能力

每个DSP外接1G DDRII-533@32bit

典型功耗

20W

 
联系人:徐智勇
连电话:028-85101561
 
【打印本页】【关闭本页】
中国科学院   版权所有 © 中国科学院光电技术研究所  单位邮编:610209 备案号:蜀ICP备05022581号
单位地址:中国四川省成都市双流350信箱 电子邮件:dangban@ioe.ac.cn